симуляции работы аналоговой и циф -
ровой электроники, включая микро-
контроллеры, д о редактора топологии
и автотрассировщ ика РСВ (р и с. 12).
P roteus п оддер ж и вает такие типы
микроконтроллеров: PIC ARM7/LPC2000,
AVR, 8051, НС11 и многие другие популяр-
ные процессоры . Также Proteus рабо-
тает с ассем бл ер ам и и компиляторами
(CodeVisionAVR, IAR, ICC, WinAVR, Keil, HiTECH).
О дной из полезны х о со б ен н о ст ей
является возм ож ность подключения
ваш его виртуального устр ой ств а к
РЕАЛЬНОМУ порту ваш его ПК и взаи -
м одействия в р еж им е реального в р е-
м ени. М ногие ли симуляторы могут
похвастаться этим ? Р азв е что тяж е-
ловесны й MathLAB.
FO RPIC18
Р и с . 12. С А П Р P ro te u s
К роме того, для облегчения ди аг-
ностики работы схемы доступны такие
виртуальны е приборы , как о сц и л л о -
граф, анализатор и м асса других при-
б о р о в . Также
и м еет ся
возм ож н ость
увидеть З й -м о д ел ь печатной платы, что
позволяет разработчику оценить св о е
устройство ещ е на стадии разработки.
ISE WebPACK и Xilinx ISE
Сайт: http://xilinx.com
ОС:
W indows (ХР, Vista), Linux 3 2 /6 4 bit.
Форматы:
собственны й ф орм ат SVF
(Serial V ector Format, ф айл с оп и сан и -
ем ком анд для JTAG).
Скачать: http://xilinx.com/support/down-
load/index.htm
Статус:
есть бесплатная версия
W ebPack ISE
www.xilinx.com/products/
»
design-tools/ise-design-suite/ise-webpack.htm
К
ак известно, не микроконтроллером
единым. Для сверхскоростны х при-
лож ений альтернативы п рограм м и руе-
мым логическим схем ам ср ед и микро-
контроллеров просто нет. А возмож ность
создания практически лю бой схемы и е е
разм ещ ения в одном корпусе дорогого
стоит! В едь не в се ж е программисты?
Д анны е ISE представляю т со б о й муль-
типл атф орм енное р еш ен и е для ди зай н а
и проектирования п ер еп р огр ам м и р уе-
мых матричных кристаллов компании
Xilinx CPLD и FPGA. В свою оч ер едь , ISE
W ebPACK
8.1 i
является
бесп л атн ы м ,
св о б о д н о загруж аем ы м ч ер ез Интернет
с р е д с т в о м
п р оек ти р ован и я,
к отор ое
обесп еч и в ает сквозной марш рут проек-
тирования для ПЛИС FPGA и CPLD.
Эта САПР (р и с. 13) включает синтез и
м оделирование на HDL, разм ещ ен и е и
сшш
* та
г З
Я ■
‘птп-яг- Ьотчлпт
-
i?!Oread Capture -{/ (SCHEMATIC! : PAGE!)]
(5) Rte Ecft V
iew
Mace Macro Accessories Options W
indow
Help
a l s l a l s j
I H f | •-1
-I r-
;itC?e.Si9C|
кнопка H0_1
&
jsMQ
.|&
| f
I sa
CE3-------Г—CS3-
L:
—sr
-
CD
a
*—DO*
3
_
a
Î1
Р и с . 14. С А П Р O rC a d
M
USB AVR-ISP-lOOl ЭЗ
I
RAMEDIA
jo«ems selected
puto-50% X-0 Y«*o’
предыдущая страница 26 Компьютер 2013 00 читать онлайн следующая страница 28 Компьютер 2013 00 читать онлайн Домой Выключить/включить текст